Logo ÉTS
Session
Cours
Responsable(s) Yves Blaquière, Yves Blaquière

Se connecter
 

Sauvegarde réussie
Echec de sauvegarde
Avertissement


Préalables

Programme(s) : 7483
             
  Profils(s) : Tous profils  
             
    ELE140    
             
Programme(s) : 7694
             
  Profils(s) : Tous profils  
             
    ELE140 ET *INF147    
             
 

Unités d’agrément

50,0 % 50,0 %
Total d'unités d'agrément : 64,8

Qualités de l’ingénieur

 





Qn
Qualité visée dans ce cours  
Qn
  Qualité visée dans un autre cours  
  Indicateur enseigné
  Indicateur évalué
  Indicateur enseigné et évalué

- Survolez les icones pour voir le nom de chaque qualité.
- Cliquez sur les icones pour voir la description.

Descriptif du cours

Au terme de ce cours, l’étudiant aura acquis une vue d'ensemble de l’architecture des processeurs dans un système ordiné et de la méthodologie de conception de processeurs dans les circuits intégrés programmables (FPGA).

Familiarisation avec l’organisation et l’architecture des ordinateurs. Introduction au fonctionnement interne des calculateurs. Architecture et fonctions respectives des éléments essentiels d’un processeur : arithmétique des processeurs, modes d’adressage, jeu d’instructions, unité de contrôle et microprogrammation. Classification des architectures. Mesure de performances. Pipeline : principe, arithmétique et instructions, fonctionnement. Hiérarchie de mémoire. Processeurs parallèles et parallélisme.

Séances de laboratoire au cours desquelles l’étudiant fera la conception, d’un processeur validé sur un circuit intégré programmable (FPGA).





Objectifs du cours

  • Familiariser l’étudiant(e) avec l’historique du développement technologique des processeurs ainsi que la terminologie et les éléments de performance utilisés dans ce domaine.
  • Étudier les concepts de fonctionnement des processeurs évolués.
  • Étudier les architectures courantes utilisées pour la réalisation de processeurs.
  • Permettre à l’étudiant(e) de développer une expérience pratique de conception de processeurs avec un langage de description de haut niveau (VHDL).

Stratégies pédagogiques

  • Un (1) cours magistral par semaine
  • Quatre (4) heures de travail personnel par semaine
  • Trois (3) heures de laboratoire par semaine


Utilisation d’appareils électroniques

Ordinateurs dans le local de laboratoire et carte de prototypage FPGA.



Coordonnées de l’enseignant

* Double-cliquez sur le champ pour modifier le contenu